查看原文
其他

计算技术界的重大突破:1nm晶体管诞生

2016-10-08 芯智讯

昨天,沉寂已久的计算技术界迎来了一个大新闻。据外媒报道,美国劳伦斯伯克利国家实验室的一个团队打破了物理极限,将现有最精尖的晶体管制程缩减到了1nm。晶体管的制程大小一直是计算技术进步的硬指标。晶体管越小,同样体积的芯片上就能集成更多,这样一来处理器的性能和功耗都能会获得巨大进步。



多年以来,技术的发展都在遵循摩尔定律,即当价格不变时,集成电路上可容纳的元器件的数目,约每隔18-24个月便会增加一倍,性能也将提升一倍。换言之,每一美元所能买到的电脑性能,将每隔18-24个月翻一倍以上。眼下,我们使用的主流芯片制程为14nm,而明年,整个业界就将开始向10nm制程发展。

不过放眼未来,摩尔定律开始有些失灵了,因为从芯片的制造来看,7nm就是物理极限。一旦晶体管大小低于这一数字,它们在物理形态上就会非常集中,以至于产生量子隧穿效应,为芯片制造带来巨大挑战。因此,业界普遍认为,想解决这一问题就必须突破现有的逻辑门电路设计,让电子能持续在各个逻辑门之间穿梭。


此前,英特尔等芯片巨头表示它们将寻找能替代硅的新原料来制作7nm晶体管,现在劳伦斯伯克利国家实验室走在了前面,它们的1nm晶体管由纳米碳管和二硫化钼(MoS2)制作而成。MoS2将担起原本半导体的职责,而纳米碳管则负责控制逻辑门中电子的流向。


眼下,这一研究还停留在初级阶段,毕竟在14nm的制程下,一个模具上就有超过10亿个晶体管,而要将晶体管缩小到1nm,大规模量产的困难有些过于巨大。


不过,这一研究依然具有非常重要的指导意义,新材料的发现未来将大大提升电脑的计算能力。


稿源:凤凰科技

-------------------------------

相关文章:

三星Exynos 9曝光:7/10nm工艺,新一代自主架构CPU

联发科Helio X30发布:10nm工艺全新三架构十核,将冲击高端市场

三星14/10nm工艺泄密事件,幕后买家会是谁?

英特尔7nm工艺跳票至2022年

Intel 10nm处理器Cannonlake试产:相比14nm提升50%

联发科10nm Helio X30预计明年一季度量产

高通10nm处理器骁龙830已经送样,将由三星代工

台积电宣布10nm完工,7nm/5nm疯狂推进中

10nm成功击败三星,台积电独家代工苹果A11处理器

ARM携台积电完成新架构Artemis芯片:全球首个10nm工艺

英特尔:10nm Cannonlake会在2017下半年推出

------------------------------------

行业交流、合作请加微信:xintiyan001

投稿请发至:news@padnews.cn

芯智讯官方交流群:221807116

您可能也对以下帖子感兴趣

文章有问题?点此查看未经处理的缓存