首页
下载应用
提交文章
关于我们
🔥 热搜 🔥
1
上海
2
习近平
3
新疆
4
鄂州父女瓜
5
乌鲁木齐
6
疫情
7
H工口小学生赛高
8
习明泽
9
芊川一笑图包
10
印尼排华
分类
社会
娱乐
国际
人权
科技
经济
其它
首页
下载应用
提交文章
关于我们
🔥
热搜
🔥
1
百度
2
今日热点
3
微信公众平台
4
贴吧
5
opgg
6
dnf私服
7
百度贴吧
8
知乎
9
dnf公益服
10
百度傻逼
分类
社会
娱乐
国际
人权
科技
经济
其它
付鹏 —— 《2024年年终回顾和2025年展望——对冲风险VS软着陆》
炸裂大瓜!九比童“厉害”,女网红再嘲童锦程!哲家财团豪刷柚柚CC!
寒潮前最后一波捡漏!100%纯羊毛大衣只需179元!千元级质感,上身超显贵气~
清华女神,34岁的美女博士县长,辞职了
13人被撤销本届全国政协委员资格丨时政周报
生成图片,分享到微信朋友圈
查看原文
其他
学到了!偏置电流是怎样影响运放电路的?
8号线攻城狮
2022-05-20
收录于合集 #实用电路设计知识
259个
▼点击下方名片,关注公众号▼
理想中的运放因为虚断,是没有电流流进或流出输入端的,但现实中的运放会有偏置电流流进或流出输入端,运放的偏置电流是个坏孩子,它是运放与生俱来的特性(如下图的Ib1和Ib2),它对运放电路会产生什么影响呢?今天就来和大家一起分析下,下图以同相放大电路为例。
芯片手册中常见的偏置电流参数
上图运放蓝色部分我们将它看成一个理想运放,红色部分是现实中的运放,Ib1和Ib2分别是反相和同相端的偏置电流,参见下图,同相端因没有串联电阻,故同相端的偏置电流Ib2对电路不会产生误差。因理想运放输入端是虚断状态,根据基尔霍夫电流定律,可得出 I1=I2+Ib1--式1,
根据虚短特性,可知A点电压VA等于VIN,
I1=(VOUT-VIN)/R2
I2=VIN/R1
分别代入式1
可得出:
VOUT=Ib1*R2+(1+R2/R1)VIN.--式2
我们都知道此同相放大电路的放大倍数为(1+R2/R1)VIN,根据这个来观察式2,发现考虑到偏置电流的情况下,输出电压VOUT会产生一个Ib1*R2的误差,这个误差可以看成偏置电流Ib1流过反馈电阻R2产生的压降。
我们也可以换一种方式来分析以上现象,对于以上偏置电流产生的VOUT误差,可以这样来定量分析,当忽略运放的偏置电流时,即不考虑Ib1时,I1=I2. A点电压VA=VIN,当不忽略运放的偏置电流时,I1=I2+Ib1,此时还是VA=VIN,即A点的电压不变,说明流经R1的电流即I2不变,根据I1=I2+Ib1,可得出结论,不忽略偏置电流时,这个多出来的Ib1是完全通过增加流过R2上的电流I1来达到的。即得出结论,由于Ib1的存在,使流经电阻R2上的电流I1增大了Ib1倍,导致输出电压VOUT,产生了Ib1*R2的输出误差。
具体本例中,VOUT会产生Ib1*R2大的输出误差,200nA*99K等于将近20mV.可别小看了这区区20mV.在12位的ADC采集应用中,20mV的误差,你想想ADC会产生多少阶的误差?
本例中,运放同相端没有串联电阻的目的,是为了简化计算过程,为了能突出偏置电流的影响,如在同相端也串入合理大小的电阻的话,同样会使运放输出VOUT向相反的方向产生一个误差,元器件参数合理的话,正负两个方向的误差会叠加消除,使运放偏置电流产生的影响最小化。
来自|头条|喝枸杞论电子
已获授权,版权归原作者所有,侵删
—— The End ——
微信公众号后台回复关键字“
加群
”,添加小编微信,拉你入技术群。
推荐阅读
如何避免晶体管损坏?6个判定方法教你安全使用!
运算放大器7大经典电路实图分析!
硬件工程师的小圈子来了!!!
提高电路板EMC能力PCB设计和布线方法
分享 💬 点赞 👍 在看 ❤️
以“三连”行动支持优质内容!
您可能也对以下帖子感兴趣
{{{title}}}
文章有问题?点此查看未经处理的缓存