其他
1nm将如何实现?VLSI 2020与会专家有“妙招”
1纳米节点的细微化
从Forksheet到CFET
排线电阻值增大的问题
不使用Ru比较好
DRAM的细微化发展
ASML公布的EUV
EUV性能的进步
假设7纳米的EUV工程为5层,EUV处理产品数量为170k*5=850k。
假设5纳米的EUV工程为10层,EUV处理产品数量为130k*10=1,300k。
每月的EUV处理产品数量为850K+1,300K=2,150K。
每小时的吐出量为:2,150K÷20台÷30日÷24小时×稼动率85%=127个。
新一代EUV曝光设备
3D IC的研发
TSMC 研发的3D IC
总结
汤之上隆 细微加工研究所所长
生于1961年,出生于日本静冈县。毕业于京都大学研究生院(硕士课程为原子核工学专业),后就职于日立制作所。此后16年中,先后在中央研究所、半导体事业部、设备研发中心、尔必达(因工作调动)、半导体前沿技术公司研发协会(即Selete,因工作调动)从事精密加工技术研发工作。2000年,被京都大学授予工学博士学位。目前,担任半导体产业和电力机械产业顾问及撰稿人,细微加工研究所所长。著有《日本“半导体”的战败》《“电器、半导体”产业大崩溃的教训》、《日本型制造业的败北,零战·半导体·电视机》。
★ 点击文末【阅读原文】,可查看本文原链接。
*免责声明:本文由作者原创。文章内容系作者个人观点,半导体行业观察转载仅为了传达一种不同的观点,不代表半导体行业观察对该观点赞同或支持,如果有任何异议,欢迎联系半导体行业观察。
今天是《半导体行业观察》为您分享的第2369期内容,欢迎关注。
推荐阅读
半导体行业观察
『半导体第一垂直媒体』
实时 专业 原创 深度
识别二维码,回复下方关键词,阅读更多
英伟达|中芯国际|CPU|晶圆|FPGA|5G|谷歌|射频
回复 投稿,看《如何成为“半导体行业观察”的一员 》
回复 搜索,还能轻松找到其他你感兴趣的文章!
点阅读原文,可查看本文原文链接!