送课程福利 | 静态时序分析技术实践 - STA免费赠送
各位亲爱的小伙伴
很高兴终于等到你!
在大同学吧 相聚就是缘分
为您的生涯发展导航 是我们不变的追求
一起来看看本期课程福利吧!
课程简介
电子信息类专业的学生有望快速进入人工智能芯片设计行业,年薪20万的集成电路设计工程师需要掌握十八般武艺,其中Synthesis工程师、DFT工程师以及IC后端设计工程师的需求来逐年递增,这些职位很重要的技能就是需要掌握静态时序分析技术STA。如何快速进入人工智能芯片设计行业,掌握IC高级技术?
静态时序分析是芯片设计完成后进行时序验证的过程,本课程通过理论和实践相结合的方式,让学员熟练掌握静态时序分析的理论知识,并可以熟练是用EDA工具Prime Time进行时序分析和signoff,该课程不仅是对数字逻辑仿真工具的描述,更重要的是对仿真技术的理论和工具的归纳,总结和升华,本课程适合:数字集成电路设计培训高年级本科生,研究生,高校科研人员和数字集成电路后端设计工程师。
课程目标:对刚刚从事集成电路设计的学生和工程师,通过该课程的学习可以快速成为一名合格IC时序分析工程师。
求职目标是: Synthesis\ DFT工程师\ IC后端设计工程师
高通
恩智浦
AMD
讲师介绍
本次《静态时序分析技术实践 - STA》由K.Lin老师主讲。K.Lin老师主要从事集成电路高技能教育培训工作。2013年在英国诺丁汉大学芯片设计学院担任主任讲师,主要讲授超大规模数字集成电路设计和验证技术;2014年在上海张江创新学院担任上海集成电路高技能人才培养项目负责人,同年创立启芯工作室,并将100多个课时的芯片设计视频上传至优酷,至今已经播放超过10万次。
课程大纲
1. 时序约束
2. 时序提取
3. pt_shell命令使用
4. 时钟建模
5. 时序建模
课程收获
对刚刚从事集成电路设计的学生和工程师,通过该课程的学习可以快速成为一名合格IC时序分析工程师。
活动时间与课程获取方式
活动时间:2018.1.14 早上9:00开始
获取课程方式:
扫下方海报二维码添加大同学吧小助手,并回复课程。
ps:已添加大同学吧小助手直接回复课程
本课程由E课网合作提供